如何设计I/O端口地址译码器,使CPU可以寻址4个地址范围

1.240H~247H
2.248H~24FH
3.250H~257H
4.258H~25FH

还不会画图,先用文字描述下,希望能帮到大家
CPU地址线D9和D6通过一个与门连接到一个74LS139的使能接口EN,CPU地址线D4和D3分别接这个74LS139的A12和A11,这个74LS139的Y0~Y4各接一个74LS138连到G1,CPU地址线D0D1D2分别连接到四个74LS138的ABC.
温馨提示:答案为网友推荐,仅供参考
第1个回答  2012-05-14
这哥们要的是译码电路,你给人家发PPT干什么
第2个回答  2010-12-22
CPU为了对端口进行读写操作,就需要确定与自己交换信息的端口,那么是通过什么媒介把来自地址总线上的地址代码翻译成为所需要访问的端口的,这是地址译码问题,这介“媒介 ”就是I/O地址译码电路。
一、I/O地址译码电路工作原理及作用
1. 译码电路的输入信号,输入信号不仅包括地址信号,有时还与控制信号有关,用AEN信号控制非DMA 传送以及用IOR、IOW信号控制对端口的读/写等。
2. 译码电路的输出信号,译码电路把输入的地址线和控制线经过逻辑组合后,产生输出信号线就是1根选中线,低电平有效。
二、I/O地址译码方法
I/O地址译码方法灵活多样,可按地址和控制信号的不同组合进行译码。一般是把地址线分类两部分:一部分是高位地址线与CPU 的控制信号进行组合,经译码电路产生I/O接口的片选信号CS信号,实现系统中的片间寻址。另一部分是低位地址线不参加译码,直接连到I/O接口芯片,进行I/O接口芯的片内端口寻址。
三、I/O端口地址译码电路设计
译码电路的形式可分为固定式译码和可选式译码。若按译码电路采用的元器件来分,又可分为门电路译码和译码器译码。
1. 固定式端口地址译码,所谓固定式译码是指接口中用到的端口地址不能更改。

例1:使用74ls20/30/32和74ls04设计I/O端口地址为2F8H的只读译码电路。
分析:若要产生2F8H端口地址,则译码电路的输入地址线应如表3.2所示的值。
设计:按照表3.3中地址线的值,采用门电路就可以设计出译码电路.

希望你把你的邮箱地址给我,我给你再发一份很详细的《I/O端口地址译码技术》讲解的ppt文档。

希望能够帮到你,谢谢!本回答被网友采纳

相关了解……

你可能感兴趣的内容

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 非常风气网